This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65910:使用一个加电延迟电路来减慢 VDDIO 的上升。

Guru**** 2382480 points
Other Parts Discussed in Thread: TPS22995, TPS27081A
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1462972/tps65910-use-a-power-on-delay-circuit-to-slow-down-the-rise-of-vddio

器件型号:TPS65910

工具与软件:

您好!

这是上一个问题的延续。 在阅读此帖子之前、请参阅相关主题帖。

我采取了使用上电延迟电路(CR 时间常数电路等)来减慢 VDDIO 上升的措施、使其处于数据表规格范围内。

CR 时间常数电路(如下所示电路)满足电源规定的压摆率规定、但当 DP83826数据表第14页列出的消耗电流(MAX 55mA)流动时、51Ω 器件会出现较大的压降、VDDIO / VDDA3V3无法保持在3.3V。

如果您能建议任何其他措施、我将不胜感激。

谢谢!

Conor

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Conor:  

    是否可以 在您的设计中使用外部组件(例如具有可调上升时间的负载开关)来控制此电源轨的压摆率?
     是否将 TPS27081A 或 TPS22995等器件连接到 VMMC 输出、以便在输出进入 VDDIO/VDDA3V3之前控制输出的压摆率?

    此致、  
    Sarah