主题中讨论的其他器件:SN74CBTLV16210
E2E、
问题
在下面的问题描述中、您是否在推理中看到任何错误?
是否知道输出上的高电平信号为什么仅为2.0V?
设计参数
我使用它来关闭从 CPU 到外设的各种逻辑信号。 使用以下操作模式:
-
VCC = 3.3V (在引脚15上)
-
输入 A 上的信号电平= 3.3V CMOS (来自 CPU)
-
输出 B 上所需的信号电平> 2.9V CMOS (外设、也是3.3V CMOS 逻辑)
-
相关的 OE 信号引脚47设置为 GND
预期功能
在正常操作中、开关应永久导通。 只有当3.3V 电源被关闭时、信号才应该从 CPU 上断开。 这样做是为了防止电流流入关断外设。
问题
输入通过引脚23 (IO 2A9)上的3.3V 静态信号进行馈送。 引脚26 (2B9)上的相应输出提供2.0V 的静态信号。
如果将输入更改为低电平、则总线开关的输出也将变为低电平。 功能正常、但高电平过低(2.0V 而不是3.3V)。
输出端在引脚26上有一个10k 的下拉电阻器。 移除此电阻器可在引脚26 (2B9)上提供3.0V 信号电平。 如果没有电阻器、则输出仅连接到外设的 CMOS 输入。
当信号为高电平时、开关看起来具有很高的阻抗。 根据数据表、内部电阻应小于11.5欧姆。
谢谢、
Adam