我输入了一个10MHz的信号,通过ticspro里编辑得到寄存器值写入lmx2820模块,得到输出信号20gHz,但是输出的20gHz信号只有-40dbm,我想得调整至0dbm,请问有什么方法呢(通过调整寄存器值)?
Arabic | Hebrew | Polish |
Bulgarian | Hindi | Portuguese |
Catalan | Hmong Daw | Romanian |
Chinese… |
我输入了一个10MHz的信号,通过ticspro里编辑得到寄存器值写入lmx2820模块,得到输出信号20gHz,但是输出的20gHz信号只有-40dbm,我想得调整至0dbm,请问有什么方法呢(通过调整寄存器值)?
Arabic | Hebrew | Polish |
Bulgarian | Hindi | Portuguese |
Catalan | Hmong Daw | Romanian |
Chinese… |
你好,
我想用LMK04610对100MHz的时钟进行净化,该时钟为正弦波,峰峰值约3.6V,由CLKIN1单端输入,所用的VCXO也为100MHz(CVHD-950-100.000)。目前遇到的问题是我用TICS PRO将LMK04610配置为 Bypass 1(绿色),在CLKoutX测不到信号,是不是说明芯片没识别到CLKIN1端的输入信号,请问该怎么处理。
HI
I have a question about Output Doubler calibration.
In Full Assist mode of VCO calibration type, there is no VCO calibration step, How to do Output Doubler calibration for frequency changing?
BRs
zhuopu
鉴相频率Fpd=100Mhz
起始频率902.5MHz, 要求在890-915MHz之间往返扫频,步进50KHz,
测试了几天,输出依然不对,能否帮我检查一下,或者能给予一个寄存器数值表?
按照我的理解,
Fstep = 0.05*4=0.2;
Fmax = 915*4=3660;
Fmin = 890*4=3560;
Fstart = 3610;
RAMP_LIMIT_HIGH…
我输入信号为1080P29.97的HVF信号,输出时钟硬件连接的是PLL1的out,怎么配置可以让PLL1输出的时钟变成27M/1.001,而不是27M。
我猜测是应该需要把AFD功能取消,强制配置PLL1的R N,比如设置为900,那此时输出的就是29.97*900=26.973M
请问该如何实现这个需求
Arabic | Hebrew | Polish |
Bulgarian | Hindi |
1PPS phase detector的值和参考晶振之间的关系是怎么样的,比如我使用的是12mhz的tcxo晶振那我应该选择多大稳定度的晶振才能够实现锁定,这个值又是如何计算的。我之前使用12mhz的晶振可以成功锁定。我当时保存了相应配置文件,但一个月后我重新导入配置文件。1pps信号却始终无法成功锁定,所以我想知道这个问题的原因,麻烦您解答一下,并给出能够成功锁定的方式,我是否需要更换晶振。以下是我所用晶振的datasheet,辛苦您了,万分感谢…
CDCE72010的差分输入PRI_REF,振幅被限制在0.1~1.3V之间,外部晶振产生的时钟源很难有如此小的幅值差,请问该如何解决?
Arabic | Hebrew | Polish |
Bulgarian | Hindi | Portuguese |
Catalan | Hmong Daw | Romanian |
Chinese Simplified | Hungarian | Russian |
Chinese… |
Dear Team,
I want to design a phase-locked loop circuit. In order to determine the appropriate loop bandwidth so that the phase noise of the output signal is low, I need to know the phase noise data of the internal VCO of the LMK04803…
在2694锁定正常的状态下,断开外部100MHz参考,有很大几率muxout输出还是2.8V,而非正常的0V,请问如何避免?寄存器配置如下:
R114 0x720000
R113 0x710000
R112 0x700000
R111 0x6F0000
R110 0x6E0000
R109 0x6D0000
R108 0x6C00F1
R107 0x6B0000
R106 0x6A0007
R105 0x694440
R104 0x680000
R103 0x6700…
目前用2颗LMX2572 在同一个小的PCB内,请问布局需要怎么处理才能减少相互的串扰,特别是电源和GND的布线,PCB叠层是否有推荐,谢谢 ,
补充一下项目中要求频率输出6.4G和6.398GHz
把PNA测试的LMK3H0102产生的100M时钟的测试数据(.csv) 导入到TICS PRO中的PCIE Refence Clock analysis tool中,但是生成报告失败,请问如何解决?
CSV文件格式如下:
Center Frequency [Hz] | ||
99752047.11 | ||
Frequency [Hz] | Phase Noise [dBc/Hz] | Phase Noise - no spurs [dBc/Hz… |
lmx2592芯片编程进行锁定,锁定时会有小灯亮起,一直锁定一直亮,我进行编程后小灯刚开始会亮起,但不到几秒就会暗淡下去,而我进行示波器进行观察后发现,正确的图时有一高点并且一直不动,而我的图是有这个高点但是这个高点与整个上升图会向右进行平移
Arabic | Hebrew | Polish |
Bulgarian | Hindi | Portuguese |
Catalan | Hmong Daw |
Dear TI Technical Support Team,
I am currently working on the schematic design for the LMK1D1208 buffer. I have selected a 3.3V single-ended LVCOMS signal as the input, based on the device specifications. However, I have encountered…
如附圖,我在專案中需要使用LMX2820提供LO訊號
但以10MHz為一點掃過9~18GHZ
發現部分頻率會出現主tone±5~20MHz 大小約-60~-80dBc不等的spur,
例如附圖1中為19.41GHz在±5MHz 有大小約-68dBc的spur
嘗試不同配置如附圖2在±5MHz 也有大小約-73dBc的spur
想請問這類的spur產生是我配置上有誤
還是我有什麼方法能將spur抑制在-85dBc以下嗎…
配置寄存器后r110[10:9]始终为11,请帮忙看看配置哪里有问题,三种vco assist方式都试过,输入oscin为100M,产生一路5000M时钟和一路12.5M sysref
寄存器配置如下:
R112 0x700000
R111 0x6F0000
R110 0x6E0400
R109 0x6D0000
R108 0x6C0000
R107 0x6B0000
///read back register
R106 0x6A0000
R105 0x69002…
大家好:
在使用LMX2694-EP芯片输出信号时,测试500-6000M频段输出是,发现部分频段信号近端有杂散,比如在4300MHz时,杂散离主信号最近;
查了些资料,好像是PLL的整数边界杂散(IBS, Integer Boundary Spurs),即鉴相频率及其谐波和输出信号杂散,如112.88*35-4300=0.8M;
减小电荷泵电流可以减小点杂散…
HI Team
1. 请问LMX2820即时校准的原理是什么?
我现在可以使用即时校准的方式进行跳频,但是我不理解即时校准锁定的原理
2. 请问LMX2820相位同步的原理是什么?我想更加深入了解一下
谢谢
Hi,
I have some questions about the synchronization capabilities of LMK05318B devices.
When I use the 1pps clock of GPS as a reference input, there are several questions that I don't understand all the time
1. OUT7 of 05318B…
PFD= 10Mhz, 固定三阶调制器,FDEN=2^32-2,此时 步进=10*10^6/(2^32-2)=0.0023hz,但这个时候,使用单片2820,测出生成的频率值频率偏移不是这个值
即时校准的锁定时间问题
我使用TICS Pro模拟即时校准,并用示波器抓取TP_LD的低电平脉冲宽度
TICS Pro采用以下推荐的配置流程,流程来自于链接回复:LMX2820: LMX2820 not locking with instant calibration - Clock & timing forum - Clock & timing - TI E2E support forums
After a Vcc power…