工具/软件:Code Composer Studio
您好!
我有三个问题:
1.如果选择 SYSCLK=120MHz、EPWMCLK 需要是 SYSCLK 的一半? 如果我仍然配置 ClkCfgRegs.PERCLKDIVSEL.bit.EPWMCLKDIV=0、会发生什么情况?
我使用的是 TMS320F28075的100引脚封装、里面没有 EPWM1模块。 同步链会发生变化吗? 我是说 EXTSYNCIN1连接到 EPWM1、但在100引脚封装中没有 EPWM1模块。 如果我想使用 EXTSYNCIN1来同步 EPWM2、那么在176引脚封装内通过 EXTSYNCIN1信号同步 EPWM1时的延迟是否相同? 或更长的时间?
如果 将 EXTSYNCIN2用作 EPWM4的 SYNCIN 信号、与 将 EXTSYNCIN1用作 EPWM1的 SYNCIN 信号相比、SYNCSEL.EPWM4SYNCIN 选择是否会产生额外的传播延迟?
提前感谢您!


