This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的 Eric:
您需要联系 Abaco、以获得对不同设置模式的额外支持、以及与基于 Xilinx 的 FPGA 的协支持包。 我(TI)不熟悉基于 Xilinx 的 FPGA 支持包应该如何在不同模式下工作
有几个基本问题:
DATACLK 应该来自 FPGA、因为 DATACLK 应该是源同步的并且与 DDR 数据对齐。 DAC3283在数据总线技术规格中的 DAC3283数据表下有特定的建立/保持时间。 请确保遵循此操作。
e2e.ti.com/.../DAC3283-setup_2D00_hold-definiton.ppt
2.第一种模式具有1倍插值,而第二种模式具有4倍插值。 两种情况下的 DAC 采样率均为16.384MSPS。
1x 内插的数据速率为16.384MSPS。 使用8位宽总线交错 DDR 时、DATACLK 应为2x 16.384MHz
4倍插值16.384Msps/4的数据速率。 借助于8位宽总线交错 DDR、数据通信应该为1/2*16.384MHz。
基本上、两种情况下的数据通信速率都设置不正确。
有关设置的详细信息、请参阅以下要点
e2e.ti.com/.../7128.DAC3282_2D00_3-Byte-Wide-DDR-Clocking.pdf
通常、当 FIFO 出现问题时、这是由错误的时钟速率或帧/ ostr 速率引起的。 您需要仔细检查每个设置的正确速率。 有关详细信息、请参阅此应用手册。
http://www.ti.com/lit/an/slaa584/slaa584.pdf
现有的基于 Xilinx 的 FPGA 设计固件可通过 Avnet Speedway Design 课程与 DAC3283/ADS62P49搭配使用。 但是、该固件属于 Avnet 所有、因此您需要联系他们以获取其他支持。 TI 无法支持固件开发。
-Kang