主题中讨论的其他器件: CSD18536KTT、 CSD18540Q5B
工具/软件:
您好:
尽管 CSD1854Q5B 建议与 BQ40z80 配合使用、但其放电电流为 29A。 想要具有 60A 的放电电流 MOSFET、目前使用的是 29A、3、但一旦超过 40A (大约 85 度)、就会发热。 因此、选择额定电流较高的 MOSFET 可以减少我认为的发热。 这种方法是否正确?
希望有一些关于它的建议、最好使用 D2PAK 封装。
谢谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:
您好:
尽管 CSD1854Q5B 建议与 BQ40z80 配合使用、但其放电电流为 29A。 想要具有 60A 的放电电流 MOSFET、目前使用的是 29A、3、但一旦超过 40A (大约 85 度)、就会发热。 因此、选择额定电流较高的 MOSFET 可以减少我认为的发热。 这种方法是否正确?
希望有一些关于它的建议、最好使用 D2PAK 封装。
谢谢
您好:
感谢您关注 TI FET。 我们采用 D2PAK 封装的超低导通电阻 60V FET 是 CSD18536KTT。 它是 VGS = 10V 时的 1.6mΩ 最大值。 这看起来是一个静态开关(导通或关断)、不是在高频下进行开关。 唯一的功率损耗是由 I² Ω x RDS (on) 造成的。 TJ = 55°C 且 ID = 60A 时计算出的导通损耗为 6.8W、超出了封装的能力(最大~4W)。 您可能需要并联至少 2 个 FET。 这会将每个 FET 的导通损耗降低至 1.7W。
我还计算了在相同条件下具有 3 个并联 FET 的 CSD18540Q5B 的导通损耗、如果它们同时共享电流、每个 FET 的导通损耗约为 1W。 请在私人消息中分享您的布局。
此致、
约翰·华莱士
TI FET 应用
您好、
安装 KiCad 花了几个小时,最后于昨晚完成。 我将介绍今天的布局。 通常、由于 RDS (ON) 具有正温度系数、FET 自然共享电流。 但是、它更多地是热电流共享、由于 FET 温度的差异、电流可能会变得不平衡。 我在下面提供了一个链接、指向有关并联 FET 的应用手册。
https://www.ti.com/lit/pdf/slpa020
谢谢、
John