工具/软件:
在某些背景下、我有一个设计、目前我使用两个由 48V 总线供电的驱动器。 我只是在所描述的测试中评估一个。 我使用一个 27K 欧姆的 Ron 电阻、Con 为 1n。 此 27K 电阻用作起始值、因为它也用于 48V 系统 EVM 数据表的应用示例。 在更多背景下、我的电路设计方式使得 UDIM 用作使能引脚 (100%占空比为逻辑 1、0%占空比为逻辑 0 — 我仅使用简单偏置来实现此目的)。 我有一个分流晶体管、当前将 SDIM 连接到高电平、从而使分流 MOSFET 产生高阻抗状态。 我正在输入到 IADJ、但使用 0 到 3V 的模拟信号来控制调光。
现在来回答我的问题。 当 UDIM 设置为逻辑 1(我的 LED 亮起的状态)时、我会观察到 Von 为低电压(平均 300mV、最大瞬时大约 1V)、这符合其 6V 绝对额定值。 但是、当我将 UDIM 更改为逻辑零时、我看到平坦电压略低于 10V、这显然超出了引脚的绝对额定值。 这有点令人困惑、因为 EVM 测试用例使用与我相同的电路(从 48V 到 Ron 为电阻、从 Ron 连接到信号接地为 1n 电容器)。 在这种情况下、器件不会损坏(即使是绝对额定值往往也有裕度)。 即便如此、由于电路与 EVM 相同、因此似乎存在矛盾。
非常感谢您的高级培训、
