This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 66AK2E05:K2E SoC 系统时钟架构

Guru**** 1981085 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/565128/66ak2e05-k2e-soc-system-clock-architecture

器件型号:66AK2E05

您好!  

根据 K2E 器件手册、  

内核时钟用于生成系统时钟。 内部 PLL 生成4个系统时钟。  

系统时钟用于各种外设、具体取决于内部时钟分频器。 (第230页、表11-13)

根据该表、SYSCLK1用于 SGMII、XFI、超链接、USB 等  

还有用于 SGMII、XFI、超链接和 USB 接口的外部时钟端口。  

因此、我有疑问、如果我们将 SYSCLK1用于这些外设、那么为什么需要为这些接口提供专用的外部时钟。

这个 SYSCLK1是否为这些接口提供任何其他功能? 如果是、那么它是什么?  

谢谢、此致

Tarang Jindal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Tarang Jindal、

    我已将其转发给设计团队。 他们的反馈应发布在此处。

    BR
    Tsvetolin Shulev
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Tarang、
    SYSCLK1为串行器/解串器外设与内部 VBUS 之间用于数据传输的连接电路提供时钟。 它不用于为串行器/解串器接口电路提供时钟。 专用的外部时钟输入。 由于这是用于生成串行器/解串器接口信号的时钟、因此抖动要求更为严格。
    此致、
    Bill
x 出现错误。请重试或与管理员联系。