Other Parts Discussed in Thread: AFE7728D, AFE7769DEVM, AFE7769D
器件型号: AFE7769DEVM
Thread 中讨论的其他器件: AFE7769D、AFE7728D
AFE7769DEVM 上的 JESD204B SYNC 信号有问题。 选中后、错误消息如下图所示。 FPGA 中的 TX_SYNC 为高电平、但 RX_SYNC 不为高电平。 
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Other Parts Discussed in Thread: AFE7728D, AFE7769DEVM, AFE7769D
器件型号: AFE7769DEVM
Thread 中讨论的其他器件: AFE7769D、AFE7728D
AFE7769DEVM 上的 JESD204B SYNC 信号有问题。 选中后、错误消息如下图所示。 FPGA 中的 TX_SYNC 为高电平、但 RX_SYNC 不为高电平。 
尊敬的 Trong:
如果您使用的是 JESD204B RX(对于 AFE)、这是射频发送器路径、请告知。
请告知您的 FPGA 是否发送了 K28.5 字符。 我们期望 AFE 将 JESD204B RX SYNC 拉至逻辑低电平以请求 K28.5 字符、而您的 FPGA 在此期间发送 K28.5 字符。
请访问 AFE7769D 安全服务器、以查看 JESD204 调试指南的 SBAU445。 第 4 节介绍了这种情况下的各种调试策略。
-康
尊敬的 Trong:
对于 SBAU445、您可以从 AFE7769D SecureServer 下载此文件
您好、Trong
您能否附上您的配置文件以供我们查看?
是否使用 LVDS SYNC 或 CMOS SYNC? 您是否可以灵活地使用基于 CMOS 的 SYNC?
标记 1:我认为应该看到 0xbcbc 字符或 K28.5 字符。 此时同步请求变为低电平
标记 2:用于同步来自 AFE 的同步信号的捕获结果是什么? 如果是、则是表示射频发送器链路的 AFE JESD204 RX 的 SYNC_OUT、还是射频接收器链路的 AFE JESD204 TX 的 SYNC_IN。
谢谢!

您好、Kang、
请在下面找到我的配置文件。 我目前正在为 AFE JESD 接口和 FPGA 使用 CMOS SYNC。
e2e.ti.com/.../AFE_5F00_JESD204B.txt
在我的设计中、FPGA 使用 Xilinx JESD204C IP 内核。 。 RX_SYNC 信号配置为 Xilinx JESD204 RX IP 内核的输出、并连接到 AFE JESD。 。 TX_SYNC 信号配置为 Xilinx JESD204 TX IP 内核的输入、并由 AFE JESD 驱动。
这是 JESD204 PHY IP 内核的配置:

目前、可以在 AFE 和 FPGA 之间建立 JESD204 链路;但它并不稳定。 我已验证时钟配置并执行了 AFE 电路复位、但问题仍然存在。
谢谢!
尊敬的 Bhavesh:
在 Vivado 2021.2 中、仅支持 Xilinx JESD204C IP 内核。 因此、PHY 层配置为采用 8B/10B 编码的 JESD204C。 此配置在功能上与文档中所述的 JESD204B 操作等效。

当 JESD204 链路变得不稳定时、AFE JESD204 会报告以下消息: 
这是 用于生成.txt 配置和 GPIO AFE 引脚配置的 Excel 文件:

e2e.ti.com/.../AFE_5F00_JESD204B.xlsx
谢谢!