This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G07:设计| SN74LVC1G07 | VLoad

Guru**** 1701450 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1227006/sn74lvc1g07-design-sn74lvc1g07-vload

器件型号:SN74LVC1G07

大家好、

1.请解释一下什么是 Vload? 它如何成为2*VCC?

在我们的设计中、我们使用 VCC 作为5V。 因为 RL 为500欧姆。 如果我们在输入中提供10K 上拉电阻、它是否有效?

  Vinput = 5x (500/1500)= 1.6V < 3.5V

  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    RL 分压器产生了 VCC 电压

    2.这是输出端用于测量时序特性的测试电路。 这未必是您在实际电路中会执行的操作。

    CMOS 输入具有非常高的阻抗。 10k Ω 上拉电阻器可 kΩ。