TXS 系列转换器采用基于 FET 的架构,并采用 N 沟道导通栅极晶体管来打开和关闭 A 端口和 B 端口之间的连接。当强制任一输入的电压小于 ~VCCA 时,FET 连接 A 侧和 B 侧。与大多数数字器件中更早的缓冲架构不同,使用这种架构时,由于存在直接连接,输出电压直接依赖于输入电压。
对于大多数系统设计人员来说,具有 VOH/VOL 规范有助于验证下游器件是否能够正确解读逻辑电平,这就是 TXS 系列包含这些规格的原因。由于输出电压与输入电压之间的相关性,VIH/VIL 条件需要相当严格…
TXS 系列转换器采用基于 FET 的架构,并采用 N 沟道导通栅极晶体管来打开和关闭 A 端口和 B 端口之间的连接。当强制任一输入的电压小于 ~VCCA 时,FET 连接 A 侧和 B 侧。与大多数数字器件中更早的缓冲架构不同,使用这种架构时,由于存在直接连接,输出电压直接依赖于输入电压。
对于大多数系统设计人员来说,具有 VOH/VOL 规范有助于验证下游器件是否能够正确解读逻辑电平,这就是 TXS 系列包含这些规格的原因。由于输出电压与输入电压之间的相关性,VIH/VIL 条件需要相当严格…
无负载 逻辑器件的高逻辑电平输出电压将是电源电压。
逻辑器件的输出电流由连接到器件的负载和输出驱动器的能力决定
必须注意的是,V OH 或 V OL 始终 与测试电流(分别为 I OH 或 I OL )一起提供。
例如:
理想情况下,连接到 100Ω 负载的 5V 逻辑门(输出阻抗为 0Ω)将会在 V OH = 5V 时输出 I OH = V CC /100 = 50mA
实际情况下,具有 25Ω 输出阻抗的 5V 逻辑门将会在 V OH = V CC 100/(100+25) = 4V 时输出…